ADSP-21573KBCZ-5

Analog Devices
584-ADSP-21573KBCZ-5
ADSP-21573KBCZ-5

Nsx:

Mô tả:
Digital Signal Processors & Controllers - DSP, DSC 2x SHARC, DDR, BGA Pkg 500 MHz

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Sẵn có

Tồn kho:
Không Lưu kho
Thời gian sản xuất của nhà máy:
10 Tuần Thời gian sản xuất tại nhà máy dự kiến.
Tối thiểu: 18   Nhiều: 18
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:

Giá (USD)

Số lượng Đơn giá
Thành tiền
$42.95 $773.10
$41.45 $1,492.20
$38.25 $4,131.00
$36.38 $9,167.76
504 Báo giá

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Analog Devices Inc.
Danh mục Sản phẩm: Bộ xử lý & bộ điều khiển tín hiệu số - DSP, DSC
RoHS:  
DSPs
ARM Cortex A5, SHARC+
2 Core
500 MHz
BGA-400
2 x 384 kB
1.15 V
ADSP-21573
SHARC+
SMD/SMT
0 C
+ 70 C
Tray
Nhãn hiệu: Analog Devices
Quốc gia Hội nghị: Not Available
Quốc gia phân phối: Not Available
Quốc gia xuất xứ: KR
Độ rộng bus dữ liệu: 16 bit
Kiểu lệnh: Floating Point
Loại giao diện: SDIO, USB
Nhạy với độ ẩm: Yes
Số lượng I/O: 92 I/O
Loại sản phẩm: DSP - Digital Signal Processors & Controllers
Loại bộ nhớ chương trình: DDR2/DDR3/LPDDR1
Số lượng Kiện Gốc: 1
Danh mục phụ: Embedded Processors & Controllers
Điện áp cấp nguồn - Tối đa: 1.2 V
Điện áp cấp nguồn - Tối thiểu: 1.1 V
Bộ hẹn giờ giám sát: Watchdog Timer
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

CNHTS:
8542319090
USHTS:
8542310035
TARIC:
8542319000
ECCN:
5A992.C

ADSP-2157x Digital Signal Processors

Analog Devices ADSP-2157x Digital Signal Processors are members of the single-instruction, multiple data (SIMD) family of digital signal processors that feature Analog Devices Super Harvard Architecture (SHARC®). Analog Devices 32-bit/40-bit/64-bit floating-point processors are optimized for high-performance audio/floating-point applications with a large on-chip static random-access memory (SRAM), multiple internal buses that eliminate input/output (I/O) bottlenecks, and digital audio interfaces (DAI). These additions to the SHARC+® core include cache enhancements and branch prediction while maintaining instruction set compatibility to previous SHARC products.