LMK04808BISQ/NOPB

Texas Instruments
926-LMK04808BISQNOPB
LMK04808BISQ/NOPB

Nsx:

Mô tả:
Clock Synthesizer / Jitter Cleaner Low-noise clock jitt er cleaner with dua A 926-LMK04808BISQENPB

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 797

Tồn kho:
797 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
18 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Số lượng lớn hơn 797 sẽ phải tuân thủ các yêu cầu đặt hàng tối thiểu.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:
Đóng gói:
Toàn bộ Cuộn (Đơn hàng theo bội số của 1000)

Giá (USD)

Số lượng Đơn giá
Thành tiền
Cut Tape / MouseReel™
$25.12 $25.12
$20.19 $201.90
$18.96 $474.00
$17.59 $1,759.00
$16.95 $4,237.50
$16.56 $8,280.00
Toàn bộ Cuộn (Đơn hàng theo bội số của 1000)
$15.13 $15,130.00
5,000 Báo giá
† $7.00 Phí MouserReel™ sẽ được thêm và tính vào giỏ hàng của bạn. Không thể hủy và gửi trả tất cả đơn hàng MouseReel™.

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Mạch tổng hợp đồng hồ / Bộ quét jitter
RoHS:  
14 Output
3.072 GHz
LVCMOS, LVDS, LVPECL
LVCMOS, LVDS, LVPECL
WQFN-64
3.15 V
3.45 V
- 40 C
+ 85 C
LMK04808
SMD/SMT
Reel
Cut Tape
MouseReel
Nhãn hiệu: Texas Instruments
Nhạy với độ ẩm: Yes
Loại sản phẩm: Clock Synthesizers / Jitter Cleaners
Số lượng Kiện Gốc: 1000
Danh mục phụ: Clock & Timer ICs
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390020
JPHTS:
8542390990
TARIC:
8542399000
MXHTS:
85423999
ECCN:
EAR99

LMK0480x Low-Noise Clock Jitter Cleaner

Texas Instruments LMK0480x Low-Noise Clock Jitter Cleaner is a high-performance clock conditioner that includes superior clock jitter cleaning, generation, and distribution with advanced features to meet next-generation system requirements. The dual loop PLLatinum™ architecture enables 111fs RMS jitter (12kHz to 20MHz) using a low noise VCXO module or sub-200fs RMS jitter (12kHz to 20MHz) using a low-cost external crystal and varactor diode. The dual loop architecture consists of two high-performance phase-locked loops (PLL), a low-noise crystal oscillator circuit, and a high-performance voltage-controlled oscillator (VCO). The first PLL (PLL1) provides a low-noise jitter cleaner function. The while the second PLL (PLL2) performs the clock generation.