LMK1D2108RGZT

Texas Instruments
595-LMK1D2108RGZT
LMK1D2108RGZT

Nsx:

Mô tả:
Clock Buffer Dual bank 8-channel output 1.8-V 2.5-V L LMK1D2108RGZR

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 227

Tồn kho:
227 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
6 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:
Đóng gói:
Toàn bộ Cuộn (Đơn hàng theo bội số của 250)

Giá (USD)

Số lượng Đơn giá
Thành tiền
Cut Tape / MouseReel™
$21.45 $21.45
$17.16 $171.60
$16.09 $402.25
$14.91 $1,491.00
Toàn bộ Cuộn (Đơn hàng theo bội số của 250)
$14.34 $3,585.00
$14.00 $7,000.00
1,000 Báo giá
† $7.00 Phí MouserReel™ sẽ được thêm và tính vào giỏ hàng của bạn. Không thể hủy và gửi trả tất cả đơn hàng MouseReel™.

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Bộ nhớ tạm đồng hồ
RoHS:  
16 Output
2 GHz
575 ps
LVDS
VQFN-48
HCSL, LP-HCSL, LVCMOS, LVDS, LVPECL
2 GHz
1.71 V
3.465 V
LMK1D2108
- 40 C
+ 105 C
Nhãn hiệu: Texas Instruments
Bộ công cụ phát triển: LMK1D1216EVM
Hệ số làm việc - Tối đa: 55 %
Nhạy với độ ẩm: Yes
Kiểu gắn: SMD/SMT
Dòng cấp nguồn vận hành: 80 mA
Đóng gói: Reel
Đóng gói: Cut Tape
Đóng gói: MouseReel
Sản phẩm: Clock Buffers
Loại sản phẩm: Clock Buffers
Số lượng Kiện Gốc: 250
Danh mục phụ: Clock & Timer ICs
Loại: LVDS Buffer
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

LMK1D2106/LMK1D2108 LVDS Clock Buffer

Texas Instruments LMK1D2106/LMK1D2108 LVDS Clock Buffer is specifically designed for driving 50Ω transmission lines. When driving inputs in single-ended mode, apply the appropriate bias voltage to the unused negative input pin. The LMK1D2106 distributes with minimum skew one of two selectable clock inputs (IN0 and IN1) to 12 pairs of differential LVDS clock outputs (OUT0 through OUT11). Similarly, the LMK1D2108 distributes 16 pairs of differential LVDS clock outputs (OUT0 through OUT15). Each buffer block consists of one input and a maximum of 6 (LMK1D2106) or 8 (LMK1D2108) LVDS outputs. The inputs can be LVDS, LVPECL, HCSL, CML, or LVCMOS.