LMX1205RHAT

Texas Instruments
595-LMX1205RHAT
LMX1205RHAT

Nsx:

Mô tả:
Phase Locked Loops - PLL Low-noise high-freq uency buffer/multipl

Tuổi thọ:
Sản phẩm Mới:
Mới từ nhà sản xuất này.
Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 144

Tồn kho:
144 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
18 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:

Giá (USD)

Số lượng Đơn giá
Thành tiền
$292.00 $292.00
$250.96 $2,509.60
$240.72 $6,018.00
Toàn bộ Cuộn (Đơn hàng theo bội số của 250)
$224.01 $56,002.50

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Vòng lặp khóa pha - PLL
RoHS:  
12.8 GHz
300 MHz
300 MHz to 12.8 GHz
2.6 V
2.4 V
Si
- 40 C
+ 85 C
SMD/SMT
VQFN-40
Reel
Cut Tape
Nhãn hiệu: Texas Instruments
Bộ công cụ phát triển: LMX1205EVM
Mức đầu vào: CMOS
Nhạy với độ ẩm: Yes
Dòng cấp nguồn vận hành: 1.13 A
Điện áp cấp vận hành: 2.5 V
Loại sản phẩm: PLLs - Phase Locked Loops
Sê-ri: LMX1205
Số lượng Kiện Gốc: 250
Danh mục phụ: Wireless & RF Integrated Circuits
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CNHTS:
8542399000
USHTS:
8542390090
TARIC:
8542399000
MXHTS:
8542399999
ECCN:
EAR99

LMX1205 JESD Buffer/Multiplier/Divider

Texas Instruments LMX1205 JESD Buffer/Multiplier/Divider has a high-frequency capability, extremely low jitter, and programmable clock input and output delay. These features make this device a great approach to clock high precision, high-frequency data converters without degradation of signal-to-noise ratio. Each of the four high-frequency clock outputs and additional LOGICLK outputs with a larger divider range is paired with a SYSREF output clock signal. The SYSREF signal for JESD204B/C interfaces can either be passed or internally generated as input and re-clocked to the device clocks. The noiseless delay adjustment at the input path of the high-frequency clock input and individual clock output paths ensures low-skew clocks in a multi-channel system. For the data converter clocking application, having the jitter of the clock less than the aperture jitter of the data converter is essential. In applications where more than four data converters need to be clocked, various cascading architectures can be developed using multiple devices to distribute all the SYSREF signals and high-frequency clocks required. The Texas Instruments LMX1205 is an exemplary choice for clocking data converters when combined with an ultra-low noise reference clock source, especially when sampling above 3GHz.