SN74HC112DT

595-SN74HC112DT
SN74HC112DT

Nsx:

Mô tả:
Flip Flops Dual Neg-Edge-Trig J-K Flip-Flop

Tuổi thọ:
Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.
Mouser hiện không bán sản phẩm này tại khu vực của bạn.

Sẵn có

Tồn kho:

Bao bì thay thế

Nsx Mã Phụ tùng:
Đóng gói:
Tube
Sẵn có:
Có hàng
Giá:
$1.64
Tối thiểu:
1
Nsx Mã Phụ tùng:
Đóng gói:
Reel, Cut Tape, MouseReel
Sẵn có:
Có hàng
Giá:
$1.37
Tối thiểu:
1

Sản phẩm Tương tự

Texas Instruments SN74HC112DR
Texas Instruments
Flip Flops Dual Neg-Edge-Trig J -K Flip-Flop A 595- A 595-SN74HC112D

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Mạch lật Flip-Flop
Hạn chế Vận chuyển
 Mouser hiện không bán sản phẩm này tại khu vực của bạn.
RoHS:  
J-K Type Flip-Flop
HC
2 Circuit
CMOS
SOIC-Narrow-16
CMOS, LVTTL
Inverting/Non-Inverting
125 ns
- 4 mA
4 mA
2 V
6 V
SMD/SMT
- 40 C
+ 85 C
Reel
Cut Tape
MouseReel
Nhãn hiệu: Texas Instruments
Quốc gia Hội nghị: Not Available
Quốc gia phân phối: Not Available
Quốc gia xuất xứ: MX
Số dòng đầu vào: 2
Số lượng đường cửa ra: 3 Line
Loại sản phẩm: Flip Flops
Sê-ri: SN74HC112
Số lượng Kiện Gốc: 250
Danh mục phụ: Logic ICs
Đơn vị Khối lượng: 141.700 mg
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542319000
MXHTS:
8542310399
ECCN:
EAR99

SN74HC112 Dual J-K Flip-Flops

Texas Instruments SN74HC112 Dual J-K Flip-Flops contain two independent J-K negative-edge-triggered flip-flops. A low level at the clear (/CLR) inputs or preset (/PRE) resets or sets the outputs, no matter the levels of the other inputs. The data at the J and K inputs that meet the setup time requirements are transferred to the outputs on the negative-going edge of the clock (CLK) pulse when /CLR and /PRE are inactive (high). Clock triggering is not directly related to the fall time of the CLK pulse and occurs at a voltage level. The J and K input data may be changed without affecting the levels at the outputs following the hold-time interval. The Texas Instruments SN74HC112 are versatile flip-flops that perform as toggle flip-flops by tying J and K high.