SN74HC166DBR

Texas Instruments
595-SN74HC166DBR
SN74HC166DBR

Nsx:

Mô tả:
Counter Shift Registers 8-Bit Parallel-Load Shift Register

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 1,380

Tồn kho:
1,380 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
12 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:
Đóng gói:
Toàn bộ Cuộn (Đơn hàng theo bội số của 2000)

Giá (USD)

Số lượng Đơn giá
Thành tiền
Cut Tape / MouseReel™
$0.58 $0.58
$0.406 $4.06
$0.364 $9.10
$0.317 $31.70
$0.295 $73.75
$0.281 $140.50
$0.261 $261.00
Toàn bộ Cuộn (Đơn hàng theo bội số của 2000)
$0.261 $522.00
† $7.00 Phí MouserReel™ sẽ được thêm và tính vào giỏ hàng của bạn. Không thể hủy và gửi trả tất cả đơn hàng MouseReel™.

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Thanh ghi dịch chuyển bộ đếm
RoHS:  
Serial/Parallel to Serial
1 Circuit
8 bit
SSOP-16
HC
CMOS
9
150 ns, 30 ns, 26 ns
2 V
6 V
- 40 C
+ 85 C
Reel
Cut Tape
MouseReel
Nhãn hiệu: Texas Instruments
Đặc điểm nổi bật: Parallel Enable Input
Chức năng: Shift Register
Kiểu gắn: SMD/SMT
Số lượng đường cửa ra: 1 Line
Điện áp cấp vận hành: 5 V
Loại sản phẩm: Counter Shift Registers
Loại đặt lại: Asynchronous
Sê-ri: SN74HC166
Số lượng Kiện Gốc: 2000
Danh mục phụ: Logic ICs
Loại kích hoạt: Positive-Edge
Đơn vị Khối lượng: 130 mg
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

SN74HC166 8-Bit Parallel-Load Shift Registers

Texas Instruments SN74HC166 8-Bit Parallel-Load Shift Registers feature gated clock inputs (CLK, CLK INH) and an overriding clear (CLR) input. The shift/load (SH/LD) input establishes the parallel-in or serial-in modes. When high, SH/LD enables the serial (SER) data input and couples the eight flip-flops for serial shifting with each clock (CLK) pulse. When low, the parallel (broadside) data inputs are enabled, and synchronous loading occurs on the next clock pulse. Serial data flow is inhibited during parallel loading. Clocking is accomplished on the low-to-high-level edge of CLK through a 2-input positive-NOR gate. This feature permits one input to be used as a clock-enable or clock-inhibit function. Holding either CLK or CLK INH high inhibits clocking; holding either low enables the other clock input. This feature allows the system clock to run freely, and the register can be stopped on command with the other clock input. CLK INH should be changed to the high level only when CLK is high. The CLR on the Texas Instruments SN74HC166 overrides all other inputs, including CLK, and resets all flip-flops to zero.