SN74HCS166DYYR

Texas Instruments
595-SN74HCS166DYYR
SN74HCS166DYYR

Nsx:

Mô tả:
Counter Shift Registers 8-Bit Parallel-Load Shift Registers

Tuổi thọ:
Sản phẩm Mới:
Mới từ nhà sản xuất này.
Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 2,919

Tồn kho:
2,919 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
18 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:

Giá (USD)

Số lượng Đơn giá
Thành tiền
$0.27 $0.27
$0.185 $1.85
$0.164 $4.10
$0.141 $14.10
$0.13 $32.50
$0.123 $61.50
$0.118 $118.00
Toàn bộ Cuộn (Đơn hàng theo bội số của 3000)
$0.11 $330.00
$0.107 $642.00

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Thanh ghi dịch chuyển bộ đếm
RoHS:  
8 Circuit
8 bit
SOT-23-16
CMOS
1 Input
LSTTL
13 ns
2 V
6 V
- 40 C
+ 125 C
Reel
Cut Tape
Nhãn hiệu: Texas Instruments
Đặc điểm nổi bật: Parallel-to-Serial Conversion
Dòng đầu ra mức cao: - 4 mA
Dòng đầu ra mức thấp: 4 mA
Kiểu gắn: SMD/SMT
Số lượng đường cửa ra: 8 Output
Điện áp cấp vận hành: 2 V to 6 V
Sản phẩm: Shift Registers
Loại sản phẩm: Counter Shift Registers
Sê-ri: SN74HC166
Số lượng Kiện Gốc: 3000
Danh mục phụ: Logic ICs
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CNHTS:
8542399000
USHTS:
8542390090
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

SN74HC166 8-Bit Parallel-Load Shift Registers

Texas Instruments SN74HC166 8-Bit Parallel-Load Shift Registers feature gated clock inputs (CLK, CLK INH) and an overriding clear (CLR) input. The shift/load (SH/LD) input establishes the parallel-in or serial-in modes. When high, SH/LD enables the serial (SER) data input and couples the eight flip-flops for serial shifting with each clock (CLK) pulse. When low, the parallel (broadside) data inputs are enabled, and synchronous loading occurs on the next clock pulse. Serial data flow is inhibited during parallel loading. Clocking is accomplished on the low-to-high-level edge of CLK through a 2-input positive-NOR gate. This feature permits one input to be used as a clock-enable or clock-inhibit function. Holding either CLK or CLK INH high inhibits clocking; holding either low enables the other clock input. This feature allows the system clock to run freely, and the register can be stopped on command with the other clock input. CLK INH should be changed to the high level only when CLK is high. The CLR on the Texas Instruments SN74HC166 overrides all other inputs, including CLK, and resets all flip-flops to zero.