SN74SSTUB32864NMJR

Texas Instruments
595-74SSTUB32864NMJR
SN74SSTUB32864NMJR

Nsx:

Mô tả:
Buffers & Line Drivers 410-MHz 25-bit conf igurable registered

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 948

Tồn kho:
948 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
6 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Số lượng lớn hơn 948 sẽ phải tuân thủ các yêu cầu đặt hàng tối thiểu.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:
Đóng gói:
Toàn bộ Cuộn (Đơn hàng theo bội số của 1000)

Giá (USD)

Số lượng Đơn giá
Thành tiền
Cut Tape / MouseReel™
$12.74 $12.74
$9.98 $99.80
$9.29 $232.25
$8.54 $854.00
$8.18 $2,045.00
$7.96 $3,980.00
Toàn bộ Cuộn (Đơn hàng theo bội số của 1000)
$7.76 $7,760.00
2,000 Báo giá
† $7.00 Phí MouserReel™ sẽ được thêm và tính vào giỏ hàng của bạn. Không thể hủy và gửi trả tất cả đơn hàng MouseReel™.

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Bộ đệm & tầng kéo đường dây
RoHS:  
SSTUB
18 Input
18 Output
Non-Inverting
LFBGA-96
- 8 mA
8 mA
200 uA
1.7 V
1.9 V
40 mA
- 40 C
+ 85 C
SMD/SMT
Reel
Cut Tape
MouseReel
Nhãn hiệu: Texas Instruments
Loại logic: Registered Buffer
Nhạy với độ ẩm: Yes
Số lượng kênh: 25 Channel
Loại đầu ra: CMOS
Loại sản phẩm: Buffers & Line Drivers
Thời gian trễ lan truyền: 1.6 ns
Sê-ri: SN74SSTUB32864
Số lượng Kiện Gốc: 1000
Danh mục phụ: Logic ICs
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

USHTS:
8542390090
TARIC:
8542399000
ECCN:
EAR99

SN74SSTUB32864 25-Bit Configurable Register Buffer

Texas Instruments SN74SSTUB32864 25-Bit Configurable Register Buffer is designed for 1.7V to 1.9V VCC operation. In the 1:1 pinout configuration, only one device per DIMM is required to drive nine SDRAM loads. In the 1:2 pinout configuration, two devices per DIMM are required to drive eighteen SDRAM loads. All inputs are SSTL_18, except the reset (RESET) and control (Cn) inputs, which are LVCMOS. All outputs are edge-controlled circuits optimized for unterminated DIMM loads and meet SSTL_18 specifications.