UCC3917N

595-UCC3917N
UCC3917N

Nsx:

Mô tả:
Hot Swap Voltage Controllers Pos Floating Single Commercial Temp.

Tuổi thọ:
Bảng dữ liệu:
Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.
Mouser hiện không bán sản phẩm này tại khu vực của bạn.

Sẵn có

Tồn kho:

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Texas Instruments
Danh mục Sản phẩm: Bộ điều khiển điện áp hoán đổi nóng
Hạn chế Vận chuyển
 Mouser hiện không bán sản phẩm này tại khu vực của bạn.
RoHS:  
Controllers & Switches
15 V
1 Channel
11 mA
0 C
+ 70 C
Through Hole
PDIP-16
Tube
Nhãn hiệu: Texas Instruments
Quốc gia Hội nghị: Not Available
Quốc gia phân phối: Not Available
Quốc gia xuất xứ: MY
Bộ công cụ phát triển: UCC3917EVM
Loại sản phẩm: Hot Swap Voltage Controllers
Sê-ri: UCC3917
Số lượng Kiện Gốc: 25
Danh mục phụ: PMIC - Power Management ICs
Đơn vị Khối lượng: 1.054 g
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

CNHTS:
8542319000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542399000
MXHTS:
85423999
ECCN:
EAR99

LM5060 High-Side Protection Controllers

Texas Instruments LM5060 High-Side Protection Controllers with Low Quiescent Current offers intelligent control of a high-side N-channel MOSFET during normal on/off transitions and fault conditions. The constant rise time of the output voltage results from the inrush current control. Both an Input UVLO (with hysteresis) and a programmable input OVP are provided, with an enable input offering a remote on or off control. The initial start-up VGS fault detection delay time, the transition VDS fault detection delay time, and the continuous over-current VDS fault detection delay time is programmed from a single capacitor. The MOSFET is latched off until either the enable input, or the UVLO input is toggled low and then high when a detected fault condition persists longer than the allowed fault delay time.