ZL30256LFG7

Microchip Technology
579-ZL30256LFG7
ZL30256LFG7

Nsx:

Mô tả:
Clock Synthesizer / Jitter Cleaner Dual Channel Jitter Attenuator

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Sẵn có

Tồn kho:
Không Lưu kho
Thời gian sản xuất của nhà máy:
17 Tuần Thời gian sản xuất tại nhà máy dự kiến.
Tối thiểu: 176   Nhiều: 176
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:

Giá (USD)

Số lượng Đơn giá
Thành tiền
$26.96 $4,744.96

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Microchip
Danh mục Sản phẩm: Mạch tổng hợp đồng hồ / Bộ quét jitter
RoHS:  
18 Output
1.045 GHz
CMOS, HCSL, HSTL, LVDS, LVPECL
CMOS
LGA-80
900 MHz
1.71 V
3.465 V
- 40 C
+ 85 C
SMD/SMT
Tray
Nhãn hiệu: Microchip Technology
Nhạy với độ ẩm: Yes
Dòng cấp nguồn vận hành: 296 mA, 422 mA
Pd - Tiêu tán nguồn: 1.3 W
Sản phẩm: Jitter Attenuators
Loại sản phẩm: Clock Synthesizers / Jitter Cleaners
Số lượng Kiện Gốc: 176
Danh mục phụ: Clock & Timer ICs
Loại: General-Purpose
Đơn vị Khối lượng: 190 mg
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

USHTS:
8542390090
ECCN:
EAR99

ZL30256 General Purpose Jitter Attenuator

Microsemi / Microchip ZL30256 General Purpose Jitter Attenuator is a multi-channel high-performance, any-rate multiplier and jitter attenuator. The device simplifies board design by generating ultra-low-jitter clock signals from or attenuating clock signals while generating additional independent frequency families. With 3 independent jitters attenuating DPLL channels, it provides the ability to create 5 different frequency families. The Microsemi / Microchip ZL30256 offers best-in-class jitter performance and can create complete clock trees. This feature improves design reliability, reduces the bill of materials (BOM) cost, and simplifies the design by replacing multiple PLLs and peripheral timing components.