DS28S60Q+

Analog Devices / Maxim Integrated
700-DS28S60Q+
DS28S60Q+

Nsx:

Mô tả:
Security ICs / Authentication ICs Secure SPI Coprocessor with ChipDNA

Bảng dữ liệu:
Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 1,711

Tồn kho:
1,711 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
10 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:

Giá (USD)

Số lượng Đơn giá
Thành tiền
$4.00 $4.00
$2.64 $26.40
$2.41 $60.25
$2.04 $204.00
$1.94 $485.00
$1.74 $852.60
$1.48 $1,450.40
$1.43 $4,204.20
$1.40 $7,546.00

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Analog Devices Inc.
Danh mục Sản phẩm: IC bảo mật / IC xác thực
RoHS:  
64 bit
3.63 V
1.62 V
- 40 C
+ 105 C
SMD/SMT
TDFN-12
Tray
Nhãn hiệu: Analog Devices / Maxim Integrated
Tốc độ dữ liệu: 20 Mb/s
Loại giao diện: SPI
Tần số đồng hồ tối đa: 20 MHz
Loại bộ nhớ: Flash
Dòng cấp nguồn vận hành: 1.28 mA
Loại sản phẩm: Security ICs / Authentication ICs
Sê-ri: DS28S60
Số lượng Kiện Gốc: 490
Danh mục phụ: Security ICs / Authentication ICs
Dòng cấp nguồn - Tối đa: 3 mA
Loại: DeepCover Cryptographic Coprocessor
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CNHTS:
8542399000
USHTS:
8542310030
ECCN:
5A992.C

DS28S60 DeepCover® Cryptographic Coprocessor

Analog Devices DS28S60 DeepCover® Cryptographic Coprocessor easily integrates into embedded systems, enabling confidentiality, authentication, and integrity of information. With a fixed command set and no device-level firmware development required, the DS28S60 makes it fast and easy to implement full security for IoT devices. Communication with the device is performed using the industry-standard SPI slave interface at up to 20Mbps with a simple set of commands that provide a comprehensive security toolbox utilizing HW-based cryptographic blocks. As a coprocessor to an SPI- SPI-interfaced host controller, the command functionality includes ECDSA-P256 signature and verification, SHA-256-based digital signature, and AES-128 packet encryption/decryption. It includes ECDHE key exchange for session key generation and access to high-quality random numbers. A NIST SP800-90B compliant true random number generator (TRNG) is integrated for on-chip cryptographic operations and provides random data and nonces to the host controller if required. Nonvolatile storage for secrets, certificates, public/private keys, and application-specific sensitive data is supported with 3.6KB of secured flash memory.