PC28F256P33TFE

Alliance Memory
913-PC28F256P33TFE
PC28F256P33TFE

Nsx:

Mô tả:
NOR Flash 256Mb, 16M x 16, 2.3V to 3.6V, Top Boot, 95ns, -40C to 85C, 64b BGA

Tuổi thọ:
Sản phẩm Mới:
Mới từ nhà sản xuất này.
Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 864

Tồn kho:
864 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
2 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:

Giá (USD)

Số lượng Đơn giá
Thành tiền
$8.94 $8.94
$8.31 $83.10
$8.06 $201.50
$7.72 $386.00
$7.53 $722.88
$7.23 $2,082.24
$7.05 $4,060.80
$6.89 $7,275.84
2,592 Báo giá

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Alliance Memory
Danh mục Sản phẩm: Flash NOR
SMD/SMT
BGA-64
256 Mbit
2.3 V
3.6 V
31 mA
Parallel
52 MHz
16 M x 16
16 bit
Asynchronous, Synchronous
- 40 C
+ 85 C
Tray
Nhãn hiệu: Alliance Memory
Nhạy với độ ẩm: Yes
Loại sản phẩm: NOR Flash
Tốc độ: 95 ns
Số lượng Kiện Gốc: 96
Danh mục phụ: Memory & Data Storage
Dòng cấp nguồn - Tối đa: 31 mA
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

CNHTS:
8542329090
USHTS:
8542320051
TARIC:
8542326100
ECCN:
3A991.b.1.a

P33 Micron Parallel NOR Flash Embedded Memory

Alliance Memory P33 Micron Parallel NOR Flash Embedded Memory offers more density in less space with support for code and data storage. This high-speed interface device features high-performance synchronous-burst read mode, fast asynchronous access times, low power, and flexible security options. The Alliance Memory P33 Micron Parallel NOR Flash Embedded Memory is manufactured using Micron 65nm process technology and provides high performance at low voltage on a 16-bit data bus. The module defaults to asynchronous page-mode read upon initial power-up or return from reset and configuring the read configuration register enables synchronous burst-mode reads. In synchronous burst mode, output data is synchronized with a user-supplied clock signal.