Mô-đun đa chip đầu cuối RF ADRF5534

Mô-đun đa chip đầu cuối RF ADRF5534   của Analog Devices Inc. được thiết kế cho các ứng dụng duplex phân chia thời gian (TDD) và hoạt động trong dải tần số 3,1 GHz đến 4,2 GHz. Mô-đun đa chip này được thiết lập với một LNA và một công tắc SPDT silicon công suất cao. LNA có độ nhiễu thấp (NF) 1,3 dB và độ lợi cao 35,5 dB với điểm tiếp nhận đầu vào bậc ba (IIP3) − 4 dBm trong công đoạn thu. Công tắc này cung cấp suy hao chèn thấp 0,8 dB và xử lý công suất trung bình tiến hoá dài hạn (LTE) 37 dBm đem lại sự vận hành suốt vòng đời toàn diện trong công đoạn phát. Mô-đun đa chip đầu cuối RF ADRF5534 phù hợp với cơ sở hạ tầng không dây, hệ thống liên lạc dựa trên TDD và hệ thống nhiều đầu vào và nhiều đầu ra (MIMO) lớn TDD và hệ thống ăng-ten đang hoạt động.

Kết quả: 3
Chọn Hình ảnh Số Phụ tùng Nsx Mô tả Bảng dữ liệu Sẵn có Giá (USD) Lọc kết quả trong bảng theo đơn giá dựa trên số lượng của bạn. Số lượng RoHS Mô hình ECAD Loại Tần số vận hành NF - Hệ số nhiễu Điện áp cấp vận hành Dòng cấp nguồn vận hành Nhiệt độ làm việc tối đa Kiểu gắn Đóng gói / Vỏ bọc Đóng gói
Analog Devices RF Front End 3.1 GHz to 4.2 GHz Receiver Front end 373Có hàng
Tối thiểu: 1
Nhiều: 1

Front-End ICs 3.1 GHz to 4.2 GHz 1.3 dB 5 V 120 mA + 105 C SMD/SMT LFCSP-24 Cut Tape
Analog Devices RF Front End 3.1 GHz to 4.2 GHz Receiver Front end Thời gian giao Sản phẩm không Lưu kho 10 Tuần
Tối thiểu: 750
Nhiều: 750

Front-End ICs 3.1 GHz to 4.2 GHz 1.3 dB 5 V 120 mA + 105 C SMD/SMT LFCSP-24 Reel
Analog Devices RF Front End 3.1 GHz to 4.2 GHz Receiver Front end Thời gian giao Sản phẩm không Lưu kho 10 Tuần
Tối thiểu: 5,000
Nhiều: 5,000
Rulo cuốn: 5,000

Front-End ICs 3.1 GHz to 4.2 GHz 1.3 dB 5 V 120 mA + 105 C SMD/SMT LFCSP-24 Reel