LMK1D210x Low Additive Jitter LVDS Buffer

Texas Instruments LMK1D210x Low Additive Jitter LVDS Buffer distributes two clock inputs (IN0 and IN1) to a total of up to 8 pairs of differential LVDS clock outputs (OUT0, OUT7) with minimum skew for clock distribution. Each buffer block consists of one input and up to 4 LVDS outputs. The inputs can be LVDS, LVPECL, HCSL, CML, or LVCMOS. The LMK1D210x is specifically designed for driving 50Ω transmission lines. In the case of driving the inputs in single-ended mode, the appropriate bias voltage must be applied to the unused negative input pin.

Kết quả: 2
Chọn Hình ảnh Số Phụ tùng Nsx Mô tả Bảng dữ liệu Sẵn có Giá (USD) Lọc kết quả trong bảng theo đơn giá dựa trên số lượng của bạn. Số lượng RoHS Mô hình ECAD Số lượng đầu ra Tần số đầu ra tối đa Độ trễ lan truyền - Tối đa Loại đầu ra Đóng gói / Vỏ bọc Loại đầu vào Tần số đầu vào tối đa Điện áp cấp nguồn - Tối thiểu Điện áp cấp nguồn - Tối đa Sê-ri Nhiệt độ làm việc tối thiểu Nhiệt độ làm việc tối đa
Texas Instruments Clock Buffer Dual bank 4-channel output 1.8-V 2.5-V L LMK1D2104RHDT 2,773Có hàng
Tối thiểu: 1
Nhiều: 1
Rulo cuốn: 3,000

8 Output 575 ps Differential VQFN-28 3-State 2 GHz 1.71 V 3.465 V LMK1D2104 - 40 C + 105 C
Texas Instruments Clock Buffer Dual bank 4-channel output 1.8-V 2.5-V L LMK1D2104RHDR 155Có hàng
Tối thiểu: 1
Nhiều: 1

4 Output 2 GHz 575 ps LVDS VQFN-28 HCSL, LP-HCSL, LVCMOS, LVDS, LVPECL 2 GHz 1.71 V 3.465 V LMK1D2104 - 40 C + 105 C