LIF-MDF6000-6UMG64I

Lattice
842-LIFMDF60006UMG64
LIF-MDF6000-6UMG64I

Nsx:

Mô tả:
FPGA - Field Programmable Gate Array Lattice CrossLinkPlus Interface MIPI D-Phy Bridge with Flash

Mô hình ECAD:
Tải xuống Thư viện Tải miễn phí để chuyển đổi tệp tin này cho Công cụ ECAD của bạn. Tìm hiểu thêm về Mô hình ECAD.

Có hàng: 483

Tồn kho:
483 Có thể Giao hàng Ngay
Thời gian sản xuất của nhà máy:
16 Tuần Thời gian sản xuất tại nhà máy dự kiến để có số lượng lớn hơn mức hiển thị.
Tối thiểu: 1   Nhiều: 1
Đơn giá:
$-.--
Thành tiền:
$-.--
Dự kiến Thuế quan:

Giá (USD)

Số lượng Đơn giá
Thành tiền
$16.80 $16.80
$14.70 $367.50
$14.11 $1,411.00

Đặc tính Sản phẩm Thuộc tính giá trị Chọn thuộc tính
Lattice
Danh mục Sản phẩm: FPGA - Mảng cổng lập trình được dạng trường
RoHS:  
CrossLinkPlus
5936 LE
1484 ALM
180 kbit
29 I/O
1.14 V
1.26 V
- 40 C
+ 100 C
6 Gb/s
SMD/SMT
UCFBGA-64
Tray
Nhãn hiệu: Lattice
RAM phân bố: 47 kbit
RAM khối nhúng - EBR: 180 kbit
Tần số làm việc tối đa: 600 MHz
Nhạy với độ ẩm: Yes
Số lượng khối mảng logic - LABs: 1484 LAB
Dòng cấp nguồn vận hành: 7 mA
Điện áp cấp vận hành: 1.14 V to 1.26 V
Loại sản phẩm: FPGA - Field Programmable Gate Array
Số lượng Kiện Gốc: 490
Danh mục phụ: Programmable Logic ICs
Đã tìm thấy các sản phẩm:
Để hiển thị sản phẩm tương tự, hãy chọn ít nhất một ô
Chọn ít nhất một hộp kiểm ở trên để hiển thị các sản phẩm tương tự trong danh mục này.
Các thuộc tính đã chọn: 0

Chức năng này cần phải bật JavaScript.

CNHTS:
8542399000
USHTS:
8542310060
TARIC:
8542399000
ECCN:
EAR99

CrossLinkPlus FPGAs for MIPI D-PHY Based Systems

Lattice Semiconductor CrossLinkPlus FPGAs for MIPI D-PHY Based Embedded Vision Systems combine FPGA flexibility with instant-on panel display performance, accelerating industrial, automotive, computing designs, and consumer applications. CrossLinkPlus devices are low-power FPGAs featuring integrated flash memory, a hardened MIPI D-PHY, high-speed I/Os for instant-on panel display performance, and flexible on-device programming capabilities. Additionally, ready-to-use IPs and reference designs are provided to accelerate the implementation of enhanced sensors and display bridging, aggregation, and splitting functionality.